Aufstellungsort Besichtigt 494194 zeiten Seite Besucht 22 zeiten Sie sind hier : Etantonio/DE/Universita/4anno/Microelettronica/     

Methoden der Planung von von CMOS

1) progettuale Beschreibung einer integrierten Schaltung:

Eine integrierte Schaltung kann in der Verhaltens-, strukturellen Herrschaft beschrieben werden und körperlich, kann jeder dieser Herrschaften in den Niveaus dann unterteilt werden:

)       arbeiten architetturale oder sie

B)       RTL (Register-Logik-Übertragung)

c)       Logisch

d)       Circuita sie

 

 

 

 

 

 

2) Strategien des Planes:

Bereich des Planers ist, einen Plan, der die Leistungen, die Maße, die notwendige Zeit zur Planung und das testabilità optimiert, zu solchem Ziel zu verwirklichen wird notwendig, um auf die strukturierte Planung zurückzugreifen, die, in der Analogie zu wieviel für die Software geschieht, ausdehnt, um zu verwirklichen, daß Pläne zu Ihnen von der folgenden Eigenschaft kennzeichnet:

)       zur Hierarchie

Jedes Modul kommt das ricorsivamente, das im sottomoduli unterteilt wird, das minderwertige Kompliziertheit und folglich bis das Erreichen der einfachen implementabili Module hat. In solch einer Weise ist es außerdem möglich, die Planung zwischen verschiedenen Arbeit Gruppen zu unterteilen.

B)       Regolarità

Die Hierarchie kann Platz zum n° viel Erhöhen von sottomoduli geben, die Kompliziertheit sich verringert viel, wenn diese fast gleich sind, damit, um in der Lage zuSEIN, das gleiche Modul wiederzuverwenden anstatt von vielen allen zwischen verschiedenem sie zu verwirklichen.

c)       Modularität

Ein besteht, wenn es sehr einführt, spezifiziert Schnittstelle mit der Außenseite.

d)       Stelle

, alle elaborations zum Innere des Moduls durchzuführen und zu versuchen der versucht zu werden Entwurf sich zu verringern verminderte Markierungen sie, daß sie interfacciati mit den anderen Modulen sein müssen.

 

3) progettuali Wahlen CMOS:

Fortfahrend in Auftrag der Investitionen für die erhöhende Planung, werden die folgenden progettuali Wahlen gehabt:

zu)       logischem programmabile

B)       Meer-von-Gatter und Gatteranordnung

c)       Zelle Standard

d)       Voll-Gewohnheit


4) logisches programmabili:

Die logische programmabili Ausdehnung zum Erzeugnis des Spanes die vielen Komplexe aber es paßt sich verschiedenen Anwendungen damit an, um in der Lage zuSEIN einige, zum zu einer Nr. viel stark eine zu produzieren folglich, welche die Kosten verringert, wird der Planer außerdem gefördert in, wieviel die Planung und die Realisierung in den kurzen Zeiten viel geschieht. Die folgende Typologie werden gehabt

)       programmabili zu den logischen Strukturen

Entwurf des Kameraden und der PLD, die kurz gesagt von einer Ebene gekennzeichnet werden und und eine Ebene ODER, die puttinges in der Kommunikation mittels der Anschlüsse gekommen werden, die sein können, zu Ihnen gehend, auf den Eigenschaften eines folgenden Elements der Umwandlung mit einer von Technologien zu fungieren verwirklichen:

a1) Fixiert

Alle LOGON werden, in der Phase der Programmierung verwirklicht, zum der gewünschten Funktion zu erhalten kommen gebildet, um einen Strom viel stark einen zu führen in den LOGON, die nicht interessieren, in solch einer Weise erreichen die Öffnung des Anschlußes

a2) EPROM

Das Gatter eine basieren auf dem sich hin- und herbewegenden Gatter, das ein Metalplatz zum Innere unter des wirkungsvollen Oxids ist, denn die Programmierung des Gatters eine kommen FBI-Agent zu 14V, während der Abfluß zu 12V, in solch einem Weise iniettano des Gatters im Schwimmen auflädt und folglich die Spannung von Schwelle V t zum disopra von der einziehenden Spannung angehoben wird und folglich der MOS in der Gatterausgabe interdetto Sünde bleibt, wenn er Geschenk im Schwimmen kommt nicht weggetrieben mittels der Aussetzung zu den UV Lichtstrahlen lädt.

a3) EEPROM

Immer basieren sie auf dem sich hin- und herbewegenden Gatter jedoch sind in diesem Fall möglich, um die Verbindungen zu annullieren und riprogrammar werden sie mittels des Effekt Tunnels, zu solchem Ziel das sich hin- und herbewegende Gatter damit verwirklicht, um viel Nachbar zu sein, den es zum Gatter eine ist, die zum Abfluß.

B)       programmabili Verbindungen

Entwurf der Strukturen, die auf dem PLICE basieren (…programmierbares niedriges Widerstand-Schaltkreiselement), eine Vorrichtung, der normalerweise es einen grösseren Widerstand von 100M Wvorstellt, aber die mittels der günstigen Spannungen der Programmierung von von W kann settato zu einem Wert des Widerstandes von ungefähr 200 dauerhaftsein . Der Span wird er von den Linien der logischen Elemente festgesetzt, die von den Linien der horizontalen Verbindungen getrennt werden und vertikale örtlich festgelegte, die Verbindungen zwischen diesen kommen mittels programmierten geschmolzenen mittels des Durchlaufs die Transistoren günstig durchgeführt. Jedes logische Element Actel als Beispiel enthält 3 Mux bis 2 Einkommen und a NOCH zu zwei Einkommen und kann alle Funktionen zu zwei und drei Einkommen und zu einigen Funktionen zu 4 Einkommen einführen. Zur Peripherie des Spanes sind sie dann von der Auflage das I/O anwesend, das immer mittels PLICE als Auflage des Einkommens programmiert werden kann, des Entweichens oder umkehrbar.

c)       Gatteranordnungen riprogrammabili

Die Struktur ist viel ähnliches zu programmabile der, aber in diesem Fall machen die Verbindungen riprogrammate zu solchem Ziel herum zum CLB (…konfigurierbarer Logik-Block) haben die horizontalen und vertikalen Linien von Verbindungen ein, personifiziert mittels der Umwandlungmatrizen, die das CLB mittels des ZACKENS angeschlossen wird (…programmierbarer Verknüpfung Punkt). Es ist der ZACKEN, daß die Matrizen mittels der überschreiten-Transistoren geformt werden, die vom Gedächtnis RAM gesteuert werden.

 

5) Plan Meer-von-Gatter und der Gatteranordnungen:

Können verwirklichte Produktionen mittels der Strukturen Meer-von-Gatter sein klein, oder Gatteranordnung, der Strukturen, die die Gießerei-Versorgungsmaterialien, die bis zu das Niveau des polisilicio verwirklicht werden, folglich von 2 bis 5 Schablonen bleiben, daß sie vom Planer in Abhängigkeit von dem applicativo verwirklicht werden müssen, erzielen einiges, das die Zeiten der Planung und der Realisierung viele Unterseiten auch in Abhängigkeit von den verringerten verlangten Verfahren der Prüfung sind.

Die Struktur eines SOG wird von den Linien, in denen Geschenk ein Verbreitung Linie p und eine Gatterlinie verbrittenen n ist, das heraus in vom polisilicio gesperrt wird, herauf festgesetzt und ist niedrig die Metalle zuweist Sie den Zuführungen. Ganz herum zum Span gibt es Zellen I/O, die mittels der metalizations programmiert werden können. Die LOGON geschehen über dem MOS verwenden Sie nicht, während im Gatter, welches die Reihe dort von mir sind, horizontale Führungen zu Ihnen hinzufügte.

E ', das wichtig ist, daran zu erinnern, daß der MOS sie einer Tür beenden, ist Gebrauch Sie, zwecks von den angrenzenden Türen zu lokalisieren, die das Gatter eine von nMOS an V SSoder das Gatter eine des pMOS an V DDanschließen .

 

 

 

 

 

6) Plan des Zelle Standards:

Die Zelle Standards bestehen innen aus den Bücherregalen, die eine Normierung zum logischen Niveau durchführen, sind folglich eingeführte verschiedene logische Strukturen des allgemeinen Gebrauches, in der Art dann, das jede logische Funktion verwirklicht in zwei verschiedenen Zellen kommen, in einer, die den Bereich optimiert und in einer, die die Geschwindigkeit damit optimiert, um auf alle mögliche Anforderung zu antworten.

Betreffend Gatter muß die Reihe viel mehr Schablonen verwirklicht werden, ungefähr 15, aber es wird mehr Zuteilungen erreicht, die ich sie der Betriebsmittel benutze in, wieviel der Plan an der spezifischen Anwendung anhaftender ist.


7) volle Plangewohnheit:

Es ist eine Planung, die die Funktion und den Plan jedes einzelnen MOS optimiert, ist viel kompliziert, sowie, auf Stromkreisen mit weniger MOS als 100 verringert zu werden und verlangt Planer viele Experten, gleichwohl für einige Anwendungen, in denen sie optimiertes entschlossenes Besondere sein müssen, ist die bessere Lösung, selbst wenn die Kosten erhöhen viel zu Ihnen als auch die Zeiten der Planung und der Realisierung sind in, wieviel alle Schablonen notwendig sind.

Die Realisierung der Schablonen geschieht technisches an zweiter Stelle folgen:

)       symbolischer Plan auf grobem Grill

Kurz gesagt, das der Bereich des Spanes unterteilt mittels eines Grills mit Zellen der gleichen Maße zur minimalen erreichbaren Auflösung, jede Zelle kommt, enthält ein Symbol, das die Kombination der Schichten kennzeichnet, die in einer anwesend sein müssen, die Zelle gegeben wird.

B)       symbolischer Plan zur Matrix des Gatters

E ', das von einem Plan gekennzeichnet wird, um sich zu regulieren, ist insbesondere von den horizontalen Linien von Verbreitungen n und p und der vertikalen Spalten von polisilicio, zu jedem Durchschnitt möglicherweise Sie das pu², zum ein MOS zu sein. Der Richtlinien Standard sind folgend:

1)       schiebt das polisilicio alleine in eine Richtung und ist vom konstanten Umfang

2)       schieben die Verbreitungen vertikal zwischen die polisilicio Spalten

3)       können die metalizations schieben sind vertikal das horizontal

4)       kann der MOS zu den polisilicio Spalten nur bestehen

c)       symbolischer Plan zum virtuellen Grill

Ein virtueller Grill wird, auf dem die Elemente vom Stromkreis geordnet werden, in solch einer Weise gehabt, die sie beseitigten die Entwerfenrichtlinien und kommen definiertes coordinodo kommen, das ein Nullpunkt ist, der jenseits zur geometrischen Eigenschaft auch die typische Eigenschaft eines Nullpunktes in einem Stromkreis besitzt, der Spannung, Strom, Zustand ist.

 

8) progettuali Methodenlehren:

) Synthese, die sie bearbeiten

Sie werden vom Silikon-Compiler wie Kathedrale benutzt, die eine Beschreibung des Planes zu waagerecht ausgerichtetem bearbeiten sie ankommen bis zu die Schablonen, insbesondere sie kommen durchführten die folgenden Betriebe geben:

a1), das es kommt, entschied die Verteilung der Betriebsmittel auf der Unterseite der ausführlichen Listen auf dem Bereich und dem temporizzazioni

a2) kommen sie eingesetzt von der Registerrohrleitung, um das temporizzazioni zu respektieren

a3), das es kommt, verursachte den Code und die Logik der Steuerung

B) Synthese RTL

Programme mögen VERILOG und VHDL, die von der Beschreibung RTL verlassen und verwendetes Bekehrtes es in einem Satz Registern und combinatoria Logik sind. Die Informationen, die an das Programm geliefert werden müssen, sind:

) Fluß b1 der Steuerung eingeführt durch wenn-dann-sonst oder Häuser

) iterances b2

) Hierarchie b3

) Längen b4 von Wörtern, von Fördermaschinen und von Matrizen der Spitze

b5) Besondere auf den Registern und den Verteilungen

b6) arithmetische, funktionelle Operationen und von comparazione

 

9) Instrumente für die Sicherung des Planes:

Der Betrieb und/oder die Struktur eines Planes können mittels der Sprachen HDL eingeführt werden, wechselweise und klassischer kann das schematische man eingesetzt werden. Analog der Plan kann es mittels eines Codes eingeführt werden oder mittels eines Herausgebers, außerdem bestehen Programme diese Arbeit über den Plan mit dem Ziel, zum des Bereichs zu vermindern und der Geschwindigkeit zu maximieren.

 

10) Instrumente für die Überprüfung des Planes:

)       zu den Simulatoren

Das meiste berühmte ist das GEWÜRZ, basiert auf der Lösung der matriciali Gleichungen, die den Stromkreis beschreiben, ist viel exakt aber verlangsamt ein, folglich wird es nur der Simulation der kleinen Stromkreise angepaßt, denn große Stromkreise wird zum Sangiovanni-Vincentelli wieder laufen gelassen, dem, bildend von den Näherungswerten, sie folgt, um den Stromkreis mit einfachen Berechnungen nicht matriciali. zu analysieren. Es gibt dann von den Simulatoren, die nur zum logischen Niveau und zu den Simulatoren arbeiten, um Schalter zu ebnen, daß sie den MOS wie geöffnete Schalter oder Schleusen behandeln, sind schließlich von den Mischsimulatoren, die eine verschiedene Simulation zu zweiter der Art des Stromkreises durchführen, die sie analysieren.

B)       Steuerpulte des temporizzazioni

Entwurf von Programmen drehen sich Sie, um die kritischen Abstände zu kennzeichnen wir

c)       Extraktionsmaschinen des Plans

Sie sind Programme, die im Einkommen die Schablonen haben, die einen Plan beschreiben und zurück zu dem Stromkreis gehen, der sie erzeugt hat und hinzufügen, aber etwaiges dispositi zu Ihnen, die Sie zu Ihnen schmückten, kommt der erhaltene wirkungsvolle Stromkreis folglich eben folglich simuliert und wenn er zu Ihnen ausfällt, bleiben sie in den ausführlichen Listen werden fortgefahren zur Produktion. Dieser Prozeß ist besagte Zurückanmerkung.